Preguntas etiquetadas con fpga

Una matriz de puerta programable en campo (FPGA) es un chip lógico que el cliente configura después de la fabricación, por lo tanto, "programable en campo".

3
FPGA, primeros pasos
Bueno, esta es una continuación de mi pregunta sobre FPGA por aquí . Finalmente seleccioné un Digilent Atlys con un FPGA Spartan 6, no tengo experiencia previa en FPGA, aunque he trabajado mucho con microcontroladores. Pasé los últimos días leyendo las hojas de datos del FPGA, y creo que sería …
11 fpga  xilinx  spartan 

4
FPGA: cuenta atrás o cuenta atrás?
Estoy aprendiendo a usar un FPGA (placa de desarrollo de Papilio, que tiene un xilinx spartan3e, usando vhdl). Necesito dividir un pulso entrante por un número (codificado). Puedo ver 3 opciones, aproximadamente, como pseudocódigo (usando 10 cuentas como ejemplo): Inicialice a 0, en el flanco ascendente de entrada aumente en …
11 fpga  vhdl  xilinx  papilio 


2
¿Qué es un "medio pestillo" en un FPGA?
En un artículo sobre FPGA de radiación dura me encontré con esta oración: "Otra preocupación con respecto a los dispositivos Virtex son los medios pestillos. Los medios pestillos a veces se usan dentro de estos dispositivos para constantes internas, ya que esto es más eficiente que usar la lógica". Nunca …
10 fpga  vhdl  xilinx  radiation 


5
VHDL: uso del operador '*' al implementar multiplicadores en el diseño
Los FPGA actuales han incorporado bloques DSP, los últimos FPGA incluso han incorporado unidades de punto flotante compatibles con IEEE-754. Es posible crear una entidad / módulo DSP usando una GUI después de seleccionar los parámetros requeridos en él, y luego crear una instancia en el diseño. ¿Cuándo necesitamos hacer …
10 fpga  vhdl  dsp 

1
Enlace FPGA a memoria externa
Estoy tratando de usar la memoria ram celular en la placa de desarrollo Nexys 4 FPGA . Estoy usando Xilinx Vivado y me gustaría un procesador de núcleo blando Microblaze para poder realizar lecturas y escrituras. Hasta ahora he creado el procesador en un diseño de bloque. Después de mucho …
10 fpga  memory  ram 

3
tiempo de proceso en FPGA
Soy nuevo en fpgas, y hay algunas sutilezas de temporización que no estoy seguro de entender: si todos mis procesos sincrónicos se activan en el mismo borde, eso significa que mis entradas se 'capturan' en un borde ascendente, y mi salidas cambian en .. el mismo borde? el siguiente borde …

1
Tubería MD5 VHDL
Estoy tratando de implementar una tubería MD5 de 3 etapas de acuerdo con este enlace . En particular, los algoritmos en la página 31. También hay otro documento que describe el reenvío de datos. Esto se hace en un FPGA (Terasic DE2-115). No hay esquemas en este proyecto, solo código …
10 fpga  vhdl 

4
Usando ambos bordes de un reloj
Estoy programando un Altera Cyclone IV con Verilog y Quartus II. En mi diseño, me gustaría usar ambos bordes de un reloj para poder dividir el reloj por un factor impar con un ciclo de trabajo del 50%. Aquí hay un fragmento de mi código: always @(posedge low_jitter_clock_i or negedge …



2
¿Cómo uso un sensor CCD desechado de un escáner?
Obtuve un escáner antiguo sin adaptador de corriente. Lo conecté a algo con un adaptador compatible, pero aparentemente este escáner en particular está muy vinculado a su fuente de alimentación (a pesar de que se supone que debe ser de 12 V CC). Hubo numerosos informes en línea de que …
10 arduino  fpga  camera  ccd 

1
¿Cómo crear un clon Ambilight basado en FPGA?
Algunos antecedentes rápidos: Ambilight es un sistema en algunos televisores Philips que analiza la información de color en la pantalla y luego configura algunos LED en la parte posterior de la pantalla para proyectar el color de la pantalla en la pared. Es un efecto bastante ingenioso. Ahora hay clones …
10 fpga  hdmi 


Al usar nuestro sitio, usted reconoce que ha leído y comprende nuestra Política de Cookies y Política de Privacidad.
Licensed under cc by-sa 3.0 with attribution required.