Una de las razones por las que esto se puede decir es que en los circuitos CMOS, una compuerta NAND es más pequeña, en cuanto a área y más rápida que una compuerta NOR, mientras que las compuertas AND y OR requieren un circuito inversor explícito que es comparable en tamaño a NAND / NI. Entonces, en CMOS, NAND es un poco más barato.
Esto no es cierto para nMOS (es al revés), y ciertamente no se aplica a puertas empaquetadas como la serie 74x: el costo del área está completamente eclipsado por el costo del embalaje y otros gastos generales.
Referencia: Diseño VLSI de Peter Robinson , p.14, "En CMOS, la compuerta NAND tiene mejores características de velocidad y área que la compuerta NOR".
Referencia 2: aquí , parafraseado: "En CMOS, la compuerta NOR tiene dos pMOS en serie, lo que la hace más lenta debido a la escasa movilidad de los agujeros".